テスト:1.6Tbps 224G SerDes イーサネット

Xena Edunトラフィックジェネレータ付き

テラビット・イーサネットへようこそ

AI、クラウドコンピューティング、ハイパースケーラーは、超高速・低遅延接続の需要を加速させ、ギガビットイーサネットの時代を超え、テラビットイーサネットの時代へと導いている。

Teledyne LeCroyソリューションTeledyne LeCroy、この新たな技術サイクルを最大限に活用できるよう設計されています。Xena プラットフォームは、半導体、ネットワーク機器メーカー、ハイパースケーラーの開発者に、次世代シリコン、ネットワーク機器、インターコネクトを確信を持って検証するために必要なソリューションを提供します。

レイヤ1の信号完全性からレイヤ2のトラフィック生成・解析まで、実環境での性能をシミュレート、負荷試験、認証するためのソリューションを提供します。224Gbps電気レーン、高度なFEC、PCS診断機能のサポートにより、次世代ネットワークへの対応を保証。コンパクトでデスクトップ対応のハードウェアと直感的なソフトウェア、強力な自動化機能により、実験室から生産環境までのシームレスなワークフローを実現します。

1.6Tの経路探索であれ、800Gデプロイメントの最適化であれ、Xena イノベーションサイクルを加速Xena 。よりスマートにテストし、より迅速にデプロイして、成果を享受しましょう。

テラビット・イーサネット試験にはZ1608 Edunをお選びください

Z1608 Edunは、テラビット・イーサネット・ネットワーキング・ソリューションに取り組む開発者向けに、スケーラブルで実験室向けのフォームファクタにおいて、使いやすさ、性能、柔軟性を提供します。

Z1608 Edunは、224Gおよび112G SerDesの両方を使用し、1.6TE、800GE、400GE、200GE、100GEのイーサネット速度をサポートします。これにより、次世代AIデバイス、スイッチ、NIC、トランシーバー、ケーブルの性能検証に不可欠なツールとなります。 OSFP-1600インターフェースにより、光メディアと銅メディアの両方をサポートし、幅広い互換性と導入の柔軟性を提供します。

Z1608 Edunは、Teledyne LeCroyイーサネット試験における革新の伝統を継承しています。直感的なXenaManagerと強力なPythonベースXena (XOA)ソフトウェアを活用することで、ユーザーは性能試験、品質保証試験、機能試験、ベンチマーク試験を容易に実施できます。本プラットフォームは、RFC2544やRFC2889などの従来のRFCテストスイートに加え、Ultra Ethernetコンプライアンス試験もサポートしています。

Teledyne LeCroy 、Z1608 Edunにより、高速イーサネットの未来を切り開く先導役としての地位Teledyne LeCroy 。そのコンパクトなフォームファクタと幅広い互換性により、速度と信頼性の限界に挑戦するイーサネット開発者にとって不可欠なツールとなっています。

Z1608 エダン 1.6Tbps トラフィックジェネレータ

「ロスレス・テラビット・イーサネット」
ウェビナー

テラビット速度でのロスレス性能がAIにとってなぜ不可欠なのか、そしてウルトライーサネットコンソーシアム(UEC)がこれを実現する上で重要な役割を果たしている理由を学びましょう。

テラビット・イーサネットの4つのテストシナリオ

1. シリコンチップの試験

テラビットイーサネット向け新半導体デバイスのテストはレイヤ1から開始される。基本起動テストを通過後、信号整合性テストに移行する。シリコンはテスト用PCB上で検証され、この基板には完全なトランシーバではなく、SMAやその他の高速RFコネクタのみが実装されている場合がある。

PRBSを使用することで、デバイスの全体的なBER性能を検証することが可能です。ただし、FEC、PCSレーン分配、アライメントといった各サブモジュールの機能を検証するには、これらを個別にテストする必要があります。これは、FECシンボルエラーなどの特定のエラーを意図的に挿入し、デバイスがこれらの状況を正しく処理するかどうかを確認することで実現できます。

以下は、高速チップのテストにXena EdunトラフィックジェネレータをOSFP-to-SMAコネクタと組み合わせて使用している例です。

チップにPHYを搭載する際には、C2MイコライザとCMIS-LTのテストと調整が重要である。

レイヤ1のテストに加え、スイッチのレイヤ2性能(例:フレーム転送、MACアドレス学習、遅延、ジッター、VLAN、QoS)を検証することが重要です。

RFC2544 および RFC2889 はベンチマークの優れた出発点です。いずれも、すべてのTeledyne LeCroy ジェネレータ向けにテストスイートとして利用可能です。

Z1600 EdunおよびOSFP-to-SMPXコネクタを備えたスイッチASICの機能テスト
テラビットイーサネット向けに設計されたアクティブケーブルの試験

2. ケーブル及びトランシーバーの試験

DAC、アクティブケーブル、および各種光トランシーバーの適切なテストは、レーンあたり224Gまで速度が向上するにつれ、ますます重要になってきている。

アクティブケーブルはパッシブDACの到達距離を延長できる一方、様々な速度や長さでBERを最適化するために調整が必要なイコライザも内蔵している。 同様に、光トランシーバ(LPO(Linear Pluggable Optics)であれLRO(Linear Receiver Optics)であれ)は、長距離伝送における信号劣化を補償するためにホスト側のイコライゼーションに依存している。これらの光デバイスには通常DSPが搭載されていないため、ホスト側のPHYにおけるイコライザの調整がさらに重要となる。

手動による等化調整は時間がかかり煩雑であり、銅線か光ファイバーかを問わず、各リンク構成に適したタップ設定を見つけるには何時間ものテストを要する。

そのため、Teledyne LeCroy 、光学部品やアクティブケーブルのイコライザ試験を迅速かつ効率的に実行する自動試験シーケンスTeledyne LeCroy 。XOAを使用することで、イコライザはCMISインターフェースを介して調整され、プロセスが合理化され、手作業が削減されます。

反対側には、2台のZ1608 Edunトラフィックジェネレータを用いた典型的なテスト例が見られます。このテストは通常、一方の方向ずつ実施され、1台のトラフィックジェネレータでイコライザの調整とPRBSの生成を行い、もう1台のトラフィックジェネレータでBERを算出します。

詳細はこちらをご覧ください。

3. ネットワーク機器のテスト

ネットワーク機器メーカー(NEM)が1.6Tbpsをサポートするソリューションを開発する上で、スイッチおよびNICのレイヤ1-3機能の検証は極めて重要である。

しかし、現実的なトラフィックパターンや負荷条件を(実速度で!)再現することは、大規模なテストネットワークを構築しなければ、費用対効果の高い方法で実現するのは困難である。

そのため、Z1600 Edunのようなトラフィックジェネレータは、最小限のネットワーク構築で機能性、パフォーマンス、マルチベンダー相互運用性を検証するために不可欠です。

例えば、一般的に使用される「スネークテスト」では、図のように2つのトラフィックジェネレータを用いてスイッチの全ポートをテストします。

テラビットイーサネットスイッチの性能検証用スネークテスト
データセンターにおけるテラビット・イーサネットの試験

4. データセンターのテスト

これまで説明したすべての構成要素は、大規模データセンターに集約される。そこではポートあたりの速度向上が、ネットワーク全体の容量と効率を高める上で重要な役割を果たす。

通信事業者がインフラを1.6Tbpsイーサネットへ段階的にアップグレードするにつれ、既存機器との相互運用性が不可欠となる。導入前の徹底的なテストにより、潜在的な性能問題を管理された環境で特定・解決でき、稼働中のネットワークにおける障害リスクを低減できる。

トラブルシューティングは複雑になる可能性があり、考えられる根本原因には、不良ケーブル、トランシーバー、ネットワーク機器、または設定ミスなどが含まれます。

Teledyne LeCroy ・ジェネレータおよびアナライザは、これらの課題に対処するために設計されています。レイヤ1の信号整合性の検証やリンク・トレーニングから、レイヤ2/3プロトコル機能の検証に至るまで、高速リンクの包括的なテストを可能にします。

これにより、データセンター運営者は稼働前に相互運用性を評価し、標準準拠を確保し、システム性能を微調整できます。

開発、認定、トラブルシューティングのいずれにおいても、Teledyne LeCroy 次世代イーサネット技術を自信を持って導入するために必要な可視性と精度を提供します。

224Gへのアップグレードをご検討中ですか?このホワイトペーパーをお読みください!

800Gから1.6Tへの移行を加速するお手伝いが必要ですか?

AIおよび機械学習ワークロードがデータセンター間接続の高速化・効率化に対する前例のない需要を牽引する中、800GEから1.6TEへの移行は多くの予想よりも早く訪れるだろう。

本ホワイトペーパー「800GE vs 1.6TE:112Gから224GへのSerDesアップグレード」イーサネット性能の飛躍を支える技術について深く掘り下げた技術解説を提供します

224G SerDesへの移行が1.6Tbpsイーサネットを実現する仕組みと、それが信号品質、変調方式、FEC、等化、トランシーバ設計に与える影響を探ります。シリコン設計、アクティブケーブルのテスト、次世代データセンターインフラの展開のいずれに携わる方にも、このガイドは先を行くために必要な知見と実践的なテスト戦略を提供します。

IEEE 802.3djやOIF-CEI-224Gといった規格が未来を形作る仕組み、そしてTeledyne LeCroy Xena 各レイヤーにおけるエンジニアの検証・トラブルシューティング・最適化をいかに支援しているかを学びましょう。

ホワイトペーパーを今すぐダウンロードし、1.6Tイーサネットへの移行を明確かつ自信を持って進めるための指針を得てください。

800Gから1.6Tイーサネットへのアップグレードに関するホワイトペーパー