Z100qLoki

Z100qLoki は2ポートの100GEデュアル・メディア・テスト・モジュールであり、50GE、40GE、25GE、10GEのテストも可能です。

ソフトウェア

2ポート100GEテスト・モジュール
Z100qLoki は2ポート100GEテスト・モジュールで、以下のイーサネット・ネットワーク速度もテストできます:50GE、40GE、25GE、10GEもテストできます。この柔軟性は、QSFP28およびQSFP+トランシーバーをサポートする2つの物理トランシーバー・ケージによって提供されます。両方のケージを同時にアクティブにすることができます。このモジュールは、Xena B2400シャーシ専用です。

その結果、スイッチ、ルーター、NIC、タップ、パケット・ブローカー、バックホール・プラットフォームなど、100GEをサポートするネットワーク・インフラやイーサネット機器の性能および機能テストに対応する、汎用性の高いソリューションが実現した。

当社のソフトウェアのガイドツアーをご希望ですか?

ソフトウェアの無料ガイドツアーにご参加ください。すべての機能をご覧いただけるほか、ご質問にもお答えします。


オンラインミーティングを予約する デモをお試しください

仕様

ポートレベルの機能

  1. インターフェース・カテゴリー

    QSFP28:100G、50G、40G*、25G、10G*イーサネット
    QSFP+:40Gおよび10Gイーサネット

    *トランシーバーの能力による

  2. テスト・ポート数(ソフトウェアで設定可能)

    2x100GE、4x50GE、2x50GE PAM4、2x40GE、8x25GE、8x10GE

  3. インターフェース・オプション

    1 x 100GBASE-SR4/LR4/CR4 (802.3bjによる) または
    2 x 50GBASE-SR2/LR2/CR2 (コンソーシアム**に準拠)、または
    1 x 50GBASE-SR/CR (PAM4) (802.3cd に準拠)、または
    1 x 40GBASE-SR4/LR4/CR4(802.3baによる)、または
    4 x 25GBASE-SR/LR/CR (802.3by/Consortium**に準拠)、または
    4 x 10GBASE-SR/LR/CR (802.3ae に準拠)

    実際のインターフェイスオプションは、挿入されたトランシーバーの機能によって異なります。
    どちらのケージも同じ基本インターフェース構成(例:2 x 100GE)で動作する必要があります。
    ** イーサネット・テクノロジー・コンソーシアムの定義による

  4. 前方誤り訂正(FEC)

    RS-FEC (Reed Solomon) 528,514,t=7、IEEE 802.3 Clause 91 (100GE)
    RS-FEC (Reed Solomon) 544,514,t=15、IEEE 802.3 Clause 134 (50GE PAM4)
    RS-FEC (Reed Solomon) 528,514,t=7、IEEE 802.3 Clause 108 (25GE)
    RS-FEC(リード・ソロモン)528,514,t=7、25/50Gイーサネット・コンソーシアム(25/50GE)
    BASE-R FEC (Firecode) 2112,2080 IEEE 802.3 Clause 74 (25GE, 10GE)

  5. トランシーバー・モジュール・ケージの数

    2 x QSFP28/QSFP+

  6. 港湾統計(2)

    リンクステート、FCSエラー、ポーズフレーム、ARP/PING、エラーインジェクション、トレーニングパケット
    すべてのトラフィック:RXおよびTXのMビット/秒、パケット/秒、パケット、バイト
    テストペイロードなしのトラフィック:RXおよびTX Mbit/s、パケット/s、パケット、バイト

  7. 調整可能なフレーム間ギャップ(IFG)

    16~56バイトまで設定可能、デフォルトは20B(12B IFG + 8Bプリアンブル)

  8. 送信ラインレート調整

    1000ppm(10ppm刻み)相当のアイドルギャップを強制的に発生させ、実効ラインレートを調整する機能

  9. 送信ラインクロック調整

    0.001ppmステップで-400~400ppm(全ポートで共有)

  10. ARP/PING

    対応(ポートごとにIPおよびMACアドレスを設定可能)

  11. フィールド・アップグレード可能

    システムは、製品リリース(FPGAイメージとソフトウェア)に対して完全にフィールド・アップグレード可能です。

  12. ヒストグラム統計(2)

    ポートごとに2つのリアルタイム・ヒストグラム。各ヒストグラムは、すべてのトラフィック、特定のストリーム、またはフィルターについて、RX/TXパケット長、IFG、ジッター、または遅延分布のいずれかを測定できます。

  13. Txディスエーブル

    光レーザーまたは銅線リンクの有効化/無効化

  14. IGMPv2マルチキャストの参加/離脱

    IGMPv2連続マルチキャスト参加(繰り返し間隔を設定可能

  15. ループバックモード

    - L1RX2TX - RX-to-TX、受信パケットのバイト単位のコピーを送信する。
    - L2RX2TX - RX-to-TX、送信元と宛先のMACアドレスをスワップ(1)
    - L3RX2TX - RX-to-TX、送信元と宛先のMACアドレスとIPアドレスをスワップ1)
    - TXON2RX - TX間、パケットもポートから送信される
    - TXOFF2RX - TX間、ポートの送信機はアイドル状態
    - ポート間 - すべてのトラフィックがL1で100%透過的にループされるインライン・ループ・モード

  16. 発振器の特性

    - 初期精度は3ppm
    - 1年目の周波数ドリフト±3ppm(15年以上:±15ppm)
    - 温度安定性+/- 20 ppm (総合安定度は+/- 35 ppm)

100/50/40/25GE/10G個/PMA層

  1. ペイロード・テスト・パターン

    PRBS-31

  2. エラー・インジェクション

    マニュアル・シングルショットのビットエラーまたはバースト

  3. PCS仮想レーン構成

    Tx仮想レーンごとのユーザー定義スキュー挿入、およびRx PCS仮想レーン再注文機能のテスト用のユーザー定義仮想レーン対SerDesマッピング。

  4. PCSバーチャルレーン統計

    相対仮想レーンスキュー測定(最大2048ビット)

  5. FEC統計

    NRZ:全補正FECシンボル、全非補正FECシンボル、推定Pre-FEC BER、推定Post-FEC BER、Pre-FECエラー分布グラフ

  6. リンク・フラップ

    msの精度で単一の短い、または反復可能なリンク・ダウン・イベント

  7. エラー・インジェクション(PMAレイヤー)

    PMAレイヤーの繰り返し可能なエラー注入期間、msの精度

トランスミッションエンジン

  1. ポートあたりの送信ストリーム数

    256(ワイヤー・スピード)連続。各ストリームは、フィールド修飾子を使用することにより、数百万のトラフィックフローを生成することができる。

  2. ストリームごとのペイロード挿入テスト

    各パケットにタイムスタンプ、シーケンス番号、データ完全性署名をオプションで挿入できるワイヤスピード・パケット生成。

  3. ストリーム統計(1)

    TX Mbit/s、パケット/s、パケット、バイト、FCSエラー

  4. 帯域幅プロファイル

    バーストサイズと密度を指定できる。均一な帯域幅プロファイルとバースト的な帯域幅プロファイルのストリームをインターリーブすることができます。

  5. フィールド修飾子

    inc、dec、ランダムモードの16ビットまたは32ビットのヘッダーフィールド修飾子。各修飾子には、設定可能なビットマスク、繰り返し、最小、最大、ステップ・パラメーターがある。ストリームあたり16ビット・モディファイア8個、または32ビット・モディファイア4個。

  6. パケット長制御

    固定、ランダム、バタフライ、およびインクリメントパケット長分布。パケット長60~12288バイト

  7. パケットペイロード

    ユーザー指定の1~18Bの繰り返しパターン、8ビット・インクリメント・パターン

  8. 拡張ペイロード

    固定フルカスタムペイロードは、最大12288バイトのペイロードサイズで各ストリームに生成可能。

  9. エラー発生

    アンダーサイズ長(最小56バイト)およびオーバーサイズ長(最大12288バイト)パケット長、シーケンス注入、ミスオーダー、ペイロード整合性、およびFCSエラー

  10. TXパケットヘッダのサポートとRXオートデコード

    イーサネット、イーサネットII、VLAN、ARP、IPv4、IPv6、UDP、TCP、LLC、SNAP、GTP、ICMP、RTP、RTCP、STP、MPLS、PBB、またはユーザーによる完全指定

  11. 一時停止フレーム

    着信ポーズおよびPFC(優先度ベースのフロー制御)フレームに応答する

  12. パケット・スケジューリング・モード

    - ノーマル(ストリーム・インターリーブ・モード)。標準的なスケジューリングモード、正確なレート、パケット間ギャップの小さな変動。
    - ストリクト・ユニフォーム。新しいスケジューリングモード、パケット・フレーム間ギャップは100%均一、設定されたレートからのずれはわずか。
    - シーケンシャル・パケット・スケジューリング(シーケンシャル・ストリーム・スケジューリング)。ストリームは連続的にシーケンシャルな順序でスケジューリングされ、ストリームあたりのパケット数は設定可能。
    - バースト。1ストリームあたり最大10000パケットをバーストで編成。アクティブなストリームからのバーストは、バーストグループを形成します。ユーザーは、あるバースト・グループの開始から次のバースト・グループの開始までの時間を指定します。

受信エンジン

  1. ポートあたりの追跡可能なRxストリーム数

    2016年(ワイヤースピード)

  2. 受信パケットのテストペイロードの自動検出

    統計情報、レイテンシー、ロス、ペイロードインテグリティ、シーケンスエラー、ミスオーダーエラーチェックのリアルタイムレポート

  3. ジッター測定

    8nsの精度でMEF10規格に準拠したジッター(パケット遅延変動)測定。ジッターは最大32ストリームまで測定可能。

  4. ストリーム統計(2)

    - RX Mbit/s、パケット/s、パケット、バイト。
    - ロス、ペイロード整合性エラー、シーケンスエラー、ミスオーダーエラー
    - 最小待ち時間、最大待ち時間、平均待ち時間
    - 最小ジッタ、最大ジッタ、平均ジッタ

  5. 遅延測定精度

    ±16 ns(光/電気)。

  6. 遅延測定分解能

    8 ns(レイテンシ測定により、トランシーバ・モジュールのレイテンシを校正および除去できる)

  7. フィルターの数:

    - 6つの64ビット・ユーザー定義可能マッチ・ターム・パターン(マスク、オフセット付き
    - 6つのフレーム長比較項(長い方、短い方)
    - マッチ項と長さ項のAND/ORから表現される6個のユーザー定義フィルター。

  8. フィルター統計(2)

    フィルターごとにRX Mbit/s、パケット/s、パケット、バイト。

捕獲

  1. 捕獲基準

    すべてのトラフィック、ストリーム、FCSエラー、フィルター・マッチ、テスト・ペイロードのないトラフィック

  2. キャプチャ開始/停止トリガー

    キャプチャ開始および停止トリガ:なし、FCSエラー、フィルタマッチ

  3. パケットあたりのキャプチャ上限

    16 - 12288 バイト

  4. ポートごとのワイヤー・スピード・キャプチャ・バッファ

    100G用256キロバイト
    40G用128kB

  5. 低速キャプチャバッファ/ポート(10Mbit/秒)

    4096パケット(任意のサイズ)

高度なPHY機能

  1. 送信イコライザー・コントロール

    - Tx 送信イコライゼーション コントロール プリエンファシス
    - Tx減衰
    - Tx ポスト・エンファシス シグナル・インテグリティ解析 グラフィカルな「アイ」ダイアグラム
    - Rx PHYのオプション自動調整 25Gbps Rx SerDes

この無料ソフトウェアを含む

関連商品

...同種のテストを実施

今すぐXena 。

簡単です。ソフトウェアをダウンロードし、ライブ・テスト・ネットワークに数秒で接続するだけで、さまざまな機能がどのように機能するかを確認できます。 

Xena Liveを試す