Z800qFreya

5スピード800G(112Gbps SerDes)デュアル・メディア・テスト・モジュール

ソフトウェア

Z800qFreya イーサネット・トラフィック・ジェネレータは、112G/56G SerDes PAM4を使用して、800GE、400GE、200GE、100GE、50GEをテストできます。

Z800qFreya は、スイッチ、ルーター、NICを含むイーサネット・ネットワーク・インフラと機器の性能および機能テスト用の多用途ソリューションで、112G SerDes (PAM4 112G) を使用して最大800GEまでテストでき、可能な限り最高のシグナル・インテグリティとビット誤り率性能の達成を支援するように設計されています。

Z800qは、ダイナミック・トランシーバ・クロック掃引、レーン・スキュー、PRBSモードなど、高度なPCSおよびPMAレイヤ・テスト用の広範なL1テスト機能を備えています。信号は、信号の品質に関する情報を視覚的に提供するアドバンスド・シグナル・インテグリティ・ビューで解析できます。

Z800qFreya テスト・モジュールは、112G SerDesおよび56G SerDesのオートネゴシエーションおよびリンク・トレーニング(AN/LT)もサポートしています。

Z800qFreya モジュールは、モジュール式のXenaBay B2400シャーシ(3スロット必要)、または固定式のXenaCompactシャーシにインストールすることができ、市場で最もコンパクトで軽量な800Gイーサネット・テスト・ソリューションとなっています。

XenaManagerが含まれており、ユーザーは直感的なユーザーフレンドリーなマルチユーザー管理ソフトウェアにアクセスし、トラフィックの生成と分析を行うことができる。Xena OpenAutomation(XOA)は、お客様がXena のテスターを最大限に活用し、カスタマイズされたテストと標準化されたテスト手法で、リリースサイクルの加速、テストの信頼性の向上、顧客満足度の向上を達成することを可能にします。

イーサネットオートネゴシエーション&リンクトレーニングテストツール
Freya Z800qFreya およびZ800qFreya-OSFPモジュールでAN/LTユーティリティを有効にするために、Freya 800 AN/LT SW Licライセンスをご購入いただけます。このライセンスは、オートネゴシエーションおよびリンクトレーニングプロセス中のエンドポイントの動作を徹底的にテストするための追加のAN/LTツールを有効にします。

AN/LTユーティリティは、ANおよびLTプロセスに対する洞察、可視性、設定の可能性を提供し、AN/LT中のDUT動作の解析、関連するANパラメータおよびLT係数の設定と最適化を容易にします。

トップ

  • 5スピード800ge, 400ge, 200ge, 100ge & 50ge
  • デュアルメディアQSFP-DD800 & QSFP112
  • 112G SerDes (PAM4 112G) & 56G SerDes (PAM4) をサポート
  • 光学系とDACのテスト
  • オートネゴシエーション&リンクトレーニング(AN/LT)
  • 高度なシグナル・インテグリティ・ビュー
  • 価格/性能
  • 使いやすさ

当社のソフトウェアのガイドツアーをご希望ですか?

ソフトウェアの無料ガイドツアーにご参加ください。すべての機能をご覧いただけるほか、ご質問にもお答えします。


オンラインミーティングを予約する デモをお試しください

仕様

ポートレベルの機能

  1. インターフェース・カテゴリー

    QSFP-DD800 : 800G、400G、200G、100G、50Gイーサネット

    QSFP112 : 400G、200G、100G、50Gイーサネット

  2. テスト・ポートの総数(ソフトウェアで設定可能)

    1x800G、2x400G、4x200G、8x100Gおよび8x50Gイーサネット

  3. インターフェース・オプション

    QSFP-DD800ケージ:
    112G SerDes:
    1 x 800GE PAM4 802.3df (D2.0) / ETC* または
    2 または 1** x 400GE PAM4 802.3ck または
    4 または 2** x 200GE PAM4 802.3ck または
    8 または 4** x 100GE PAM4 802.3ck

    56G SerDes:
    1 x 400GE PAM4 802.3bsまたは802.3cdまたは
    2 または 1** x 200GE PAM4 802.3cd または
    4 または 2** x 100GE PAM4 802.3cd または
    8 または 4** x 50GE PAM4 802.3cd

    QSFP-DD112ケージ:
    112G SerDes:
    1 x 400GE PAM4 802.3ckまたは
    2 x 200GE PAM4 802.3ckまたは
    4 x 100GE PAM4 802.3ck

    56G SerDes:
    1 x 400GE PAM4 802.3bsまたは802.3cdまたは
    2 x 200GE PAM4 802.3cd または
    4 x 100GE PAM4 802.3cd または
    8 x 50GE PAM4 802.3cd

    どちらのケージも、同じインターフェイス構成(例:4 x 100G)、同じSerDes速度(例:112G)で動作する必要があります。

    シングルケージ使用時の電力容量QSFP-DD800:25WまたはQSFP112:15W
    両ケージ使用時の電力容量QSFP-DD800: 15W + QSFP112: 15W

    **ETC=イーサネット・テクノロジー・コンソーシアム

    ** QSFP112 モードが有効な場合、QSFP-DD800 ケージでサポートされる速度オプション

    両方のケージが QSFP-DD モジュールで使用される場合、同じインターフェイス構成(100G など)と同じ SerDes 速度(112G など)で動作します。

  4. 自動交渉とリンク・トレーニング

    オートネゴシエーション:IEEE 802.3条項73およびETH。400G/800G仕様

    リンクトレーニング:IEEE 802.3条項136および161

  5. 前方誤り訂正(FEC)

    RS-FEC (リードソロモン) (544,514,t=15), IEEE802.3 Clause 119
    RS-FEC(リードソロモン)(544,514,t=15)、IEEE802.3 Clause 134
    RS-FEC (Reed-Solomon) (544,514,t=15), IEEE802.3 Clause 161 100GBASE 用

  6. トランシーバー・モジュール・ケージの数

    QSFP-DD800×1、QSFP112×1

  7. ポート統計

    リンクステート、FCSエラー、ポーズフレーム、ARP/PING、エラーインジェクション、トレーニングパケット
    すべてのトラフィック:RXおよびTXのMビット/秒、パケット/秒、パケット、バイト
    テストペイロードなしのトラフィック:RXおよびTX Mbit/s、パケット/s、パケット、バイト

  8. 調整可能なフレーム間ギャップ(IFG)

    16~56バイトまで設定可能、デフォルトは20B(12B IFG + 8Bプリアンブル)

  9. 送信ラインレート調整

    1000ppm(10ppm刻み)相当のアイドルギャップを強制的に発生させ、実効ラインレートを調整する機能

  10. 送信ラインクロック調整

    1ppmステップで-400~400ppm(全ポートで共有)

  11. PPMスイープ

    設定可能なリニアまたはステップ掃引 +/- 400 ppm

  12. ARP/PING

    対応(ポートごとにIPおよびMACアドレスを設定可能)

  13. フィールド・アップグレード可能

    システムは、製品リリース(FPGAイメージとソフトウェア)に対して完全にフィールド・アップグレード可能です。

  14. Txディスエーブル

    光レーザーまたは銅線リンクの有効化/無効化

  15. IGMPv2マルチキャストの参加/離脱

    IGMPv2連続マルチキャスト参加(繰り返し間隔を設定可能

  16. ヒストグラム統計

    ポートごとに2つのリアルタイム・ヒストグラム。各ヒストグラムは、すべてのトラフィック、特定のストリーム、またはフィルターについて、RX/TXパケット長、IFG、または遅延分布のいずれかを測定できます。

  17. ループバックモード

    • L1RX2TX - RX-TX、受信パケットのバイトごとのコピーを送信する
    • TXON2RX - TX-to-RX、パケットはポートからも送信されます。
    • TXOFF2RX - TX-to-RX、ポートのトランスミッターはアイドル。
  18. 発振器の特性

    • 初期精度は3ppm
    • 1年間の周波数ドリフト:+/- 3ppm(15年以上:±15ppm)
    • 温度安定性:±20ppm(総合安定性は±35ppm)
  19. I2C RX/TXトランシーバーのアクセス速度

    最大800KHz(実際の速度は媒体サポートに依存)

  20. 電気ケーブル

    パッシブとアクティブの両方の電気ケーブルに対応:
    DACは2.5メートルケーブルまでテスト済み*。
    ACCは4メートルケーブル*までテスト済み
    AECは7メートルケーブルまでテスト済み*。
    *長さはベンダーによって異なる場合があります。

PCS/PMAレイヤー・テスト

  1. ペイロード・テスト・パターン

    PRBS-13Q、PRBS-31Q、SSPRQ テストパターン(IEEE 802.3 Clause 120.5.11.2.3)、方形波(IEEE 802.3 Clause 120.5.11.2.4)。

  2. アラーム

    PRBSパターン損失、リンク同期損失

  3. エラー分析

    ビットエラー:秒、カウント、レート

  4. PCS仮想レーン構成

    Tx仮想レーンごとのユーザー定義スキュー挿入、およびRx PCS仮想レーン・リオーダー機能のテスト用のユーザー定義仮想レーン対SerDesマッピング

  5. PCSバーチャルレーン統計

    相対仮想レーンスキュー測定(最大2048ビット) 補正ビットエラー、Prefec BER

  6. FEC総統計

    全補正FECシンボル、全非補正FECシンボル、推定Pre-FEC BER、推定Post-FEC BER、Pre-FECエラー分布グラフ

  7. リンク・フラップ

    msの精度で単一の短い、または反復可能なリンク・ダウン・イベント

  8. エラー・インジェクション(PMAレイヤー)

    PMAレイヤーの繰り返し可能なエラー注入期間、msの精度

ファイ・トランシーバー・イーサネット・テスト

  1. プログラマブル・パターン・ジェネレーター

    レイヤ1/ANTモードでサポート:
    FCS付きシングルストリーム・イーサネット・フレーム
    トラフィック負荷:最大100
    設定可能なフレーム・サイズ分布とコンテンツ
    送受信統計
    遅延およびジッター測定なし、フィルターなし、キャプチャなしをサポート

高度なPHY機能

  1. イコライザー・コントロール

    Tx 送信イコライザー・コントロール

    • プレエンファシス
    • 減衰
    • ポストエンファシス

    Rx 受信イコライザー・コントロール

    • 連続時間リニア・イコライザー
  2. シグナルインテグリティ解析

    • PAM4変調信号品質解析のためのアドバンスド・シグナル・インテグリティ・ビュー

トランスミッションエンジン

  1. ポートあたりの送信ストリーム数

    256(ワイヤースピード)
    各ストリームはフィールド修飾子を使用して数百万のトラフィックフローを生成可能

  2. ストリームごとのペイロード挿入テスト

    各パケットにタイムスタンプ、シーケンス番号、データ完全性署名をオプションで挿入できるワイヤスピード・パケット生成。

  3. ストリーム統計

    TX Mbit/s、パケット/s、パケット、バイト、FCSエラー

  4. 帯域幅プロファイル

    バーストサイズと密度を指定できる。均一な帯域幅プロファイルとバースト的な帯域幅プロファイルのストリームをインターリーブすることができます。

  5. フィールド修飾子

    インクリメンタル、デクリメンタル、ランダムモードの24ビットヘッダーフィールド修飾子。各修飾子
    には、設定可能なビットマスク、繰り返し、最小、最大、およびステップ・パラメータがあります。8つの24ビット
    モディファイアをストリームごとに設定可能

  6. パケット長制御

    固定、ランダム、バタフライ、および56~16kバイトのパケット長分布のインクリメント
    16kバイト

  7. パケットペイロード(基本)

    ユーザー指定の1~18Bの繰り返しパターン、8ビット・インクリメント・パターン

  8. エラー発生

    アンダーサイズ長(最小56バイト)およびオーバーサイズ長(最大12288バイト)パケット長、インジェクションオブシーケンス、ミスオーダー、ペイロードインテグリティ、FCSエラー

  9. TXパケットヘッダのサポートとRXオートデコード

    イーサネット、イーサネットII、VLAN、ARP、IPv4、IPv6、UDP、TCP、LLC、SNAP、GTP、ICMP、RTP、RTCP、STP、MPLS、PBB、またはユーザーによる完全指定

  10. パケット・スケジューリング・モード

    • ノーマル(ストリーム・インターリーブ・モード) - 標準的なスケジューリング・モード。
    • ストリクト・ユニフォーム - 新しいスケジューリング・モードで、パケットのフレーム間ギャップを100%均一化し、設定されたレートからのずれを小さくする。
    • シーケンシャル・パケット・スケジューリング(シーケンシャル・ストリーム・スケジューリング)。ストリームはシーケンシャルな順序で連続的にスケジューリングされ、1ストリームあたりのパケット数は設定可能です。
    • バースト。ストリームのパケットはバーストで構成される。アクティブなストリームからのバーストはバーストグループを形成する。ユーザは、あるバーストグループの開始から次のバーストグループの開始までの時間を指定する。

受信エンジン

  1. ポートあたりの追跡可能なRxストリーム数

    2016年(ワイヤースピード)

  2. 受信パケットのテストペイロードの自動検出

    統計情報、レイテンシー、ロス、ペイロードインテグリティ、シーケンスエラー、ミスオーダーエラーチェックのリアルタイムレポート

  3. ジッター測定

    1nsの精度でMEF10規格に準拠したジッター(パケット遅延変動)測定が可能
    ジッターは最大32ストリームまで測定可能

  4. ストリーム統計

    • RX Mbit/s、パケット/s、パケット、バイト。
    • ロス、ペイロード整合性エラー、シーケンスエラー、ミスオーダーエラー
    • 最小待ち時間、最大待ち時間、平均待ち時間
    • 最小ジッター、最大ジッター、平均ジッター
  5. 遅延測定精度

    ±16 ns

  6. 遅延測定分解能

    1 ns(レイテンシ測定により、トランシーバ・モジュールのレイテンシを校正および除去できる)

  7. フィルターの数:

    • 6×64ビットのユーザー定義可能なマッチ・ターム・パターン(マスク、オフセット付き
    • 6 x フレーム長比較項(長い、短い)
    • 一致項と長さ項のAND/ORから表現される6つのユーザー定義フィルター
  8. フィルター統計

    フィルターごとにRX Mbit/s、パケット/s、パケット、バイト。

  9. Rxタップ設定

    フリーズまたはオートチューン

捕獲

  1. 捕獲基準

    すべてのトラフィック、ストリーム、FCSエラー、フィルター・マッチ、テスト・ペイロードのないトラフィック

  2. パケットあたりのキャプチャ上限

    16 - 12288 バイト

  3. ポートごとのワイヤー・スピード・キャプチャ・バッファ

    64 kB

  4. 各ポート低速キャプチャバッファ(10Mbit/sスピード)

    4096パケット(任意のサイズ)

HW仕様

  1. マックスパワー

    未定

  2. 重量

    2.32ポンド(1.05kg)

  3. 環境

    動作温度10 から 35º C
    保存温度: -40~70º C
    湿度: 8%~90%(結露しないこと

  4. 規制

    FCC(米国)、CE(欧州)

  5. コネクタ挿入

    Xena Freya 、最適なシグナルインテグリティとパフォーマンスを実現するため、高品質の112Gbps対応電気コネクタを使用しています。しかし、すべてのコネクタは挿入時に摩耗し、時間の経過とともにシグナルインテグリティが低下します。以下の仕様は、QSFPDD用コネクタの最小挿入数です: 最低保証挿入回数500回 QSFP112用コネクタ最低保証挿入回数500回 最適なシグナルインテグリティを保証します:

     

  6. 備考

    このモジュールは、B2400 / Val-C12-2400 シャーシでのみサポートされます。

    このモジュールは、B2400 / Val-C12-2400 シャーシに 3 スロット(Freya モジュール用 2 スロット + 必須エアフローガイド用 1 スロット)を必要とします。

この無料ソフトウェアを含む

関連商品

...同種のテストを実施