Z800qacFreya

Freya Z800qacは、業界初の112G SerDesオートネゴシエーション&リンク・トレーニング(AN/LT)専用テスト・ソリューションです。

ソフトウェア

Z800qacFreya は、特に56G/112G PAM4 SerDesスピードでのイーサネットAN/LTテスト用に設計されています。

理想的には、オートネゴシエーションとリンクトレーニングが自動的に開始され、2つのデバイスがプロトコルの異なるステートを実行し、速度をネゴシエートし、最適な設定に調整します。しかし、すべてのエンドポイントが同じ動作をするわけではなく、規格の解釈や実装はさまざまです。また、AN/LTトレーニング結果の品質は必ずしも一定ではなく、リンクの安定性が不安定になる可能性があります。

Z800qacFreya は、エンドポイントの動作を徹底的にテストすることができます。AN/LT中のDUT動作の解析、関連するANパラメータとLT係数の設定と最適化を容易にします。

受賞歴のあるFreya 800Gテスト・モジュールを活用したZ800qacFreya は、19インチ・フライト・ケースで現場から現場への移動が容易な小型1U「デスクトップ」テスタです。このQSFP-DDバージョンに加え、OSFPバージョンのZ800oacFreya もあります。

専用のAN/LTテスト・アプライアンス・ライセンス「Freya 800 AN/LT SW Lic」を使用することで、「標準」Freya モジュールでも高度なAN/LTテスト機能を有効にすることができます。

レイヤー1テストツール

Z800qacには、Xenaのユーザーフレンドリーな管理ソフトウェアであるXenaManagerが含まれており、Freya テストモジュールと同じL1機能をサポートしています:PRBS、PHY/PCSテスト用シングル・ストリームTGA、アドバンスドPMAおよびPCS/FECエラー・インジェクション、レーン・スキュー・スワッピング、ppmスイープ。

AN/LTテスト

また、Xena OpenAutomation(XOA)AN/LTテスト・ユーティリティと、パフォーマンスおよびコンフォーマンス・テスト用のAN/LTプロトコル・テスト・スイートも含まれています。

Xena OpenAutomation(XOA)AN/LTテスト・ユーティリティは、統計とロギングを提供しながら、DUTに向かってLTプロトコルをシングル・ステップで実行するインタラクティブなAN/LTプロトコル・テスト用のコマンドライン・ツールです。

Xena OpenAutomation (XOA) AN/LT Test Suite は、パフォーマンスおよびコンプライアンステスト用に設計されています。サードパーティのアナライザやオートメーションシステムからREST APIを通じてオーケストレーションすることも、XOA AN/LT テストスイートアプリケーションとともにスタンドアロンアプリケーションとして実行することもできます。

トップ

  • 専用に最適化されたAN/LTテスター
  • コンパクトな1U 19インチ「デスクトップ」フォーマット
  • 5スピード800ge, 400ge, 200ge, 100ge & 50ge
  • OSFPケージ
  • 112G SerDes (PAM4) & 56G SerDes (PAM4) をサポート
  • オートネゴシエーション&リンクトレーニング(AN/LT)
  • テストDAC、ACC、AN/LTエンドポイント
  • 包括的なPCS & PMAレイヤテスト機能
  • 使いやすさ

当社のソフトウェアのガイドツアーをご希望ですか?

ソフトウェアの無料ガイドツアーにご参加ください。すべての機能をご覧いただけるほか、ご質問にもお答えします。


オンラインミーティングを予約する デモをお試しください

仕様

ポートレベルの機能

  1. インターフェース・カテゴリー

    OSFP:800G、400G、200G、100G、50Gイーサネット

  2. テスト・ポートの総数(ソフトウェアで設定可能)

    1x800G、2x400G、4x200G、8x100Gおよび8x50Gイーサネット

  3. インターフェース・オプション

    112G SerDes:

    • 1 x 800GE PAM4 IEEE 802.3df(D2.0)/イーサネット・テクノロジー・コンソーシアムまたは
    • 2 または 1 x 400GE PAM4 802.3ck または
    • 4 または 2 x 200GE PAM4 802.3ck または
    • 8 または 4 x 100GE PAM4 802.3ck

    56G SerDes:

    • 1 x 400GE PAM4 802.3bsまたは
    • 2 x 200GE PAM4 802.3cdまたは
    • 4 x 100GE PAM4 802.3cdまたは
    • 8 x 50GE PAM4 802.3cd

    ケージあたりの電力容量:25W。

  4. 前方誤り訂正(FEC)

    RS-FEC (リードソロモン) (544,514,t=15), IEEE 802.3 Clause 119, Clause 134

  5. ポート統計

    リンク状態、FCSエラー、エラー注入、RXおよびTX Mbit/s、パケット/s、パケット、バイト

  6. 調整可能なフレーム間ギャップ(IFG)

    16~56バイトまで設定可能、デフォルトは20B(12B IFG + 8Bプリアンブル)

  7. 送信ラインレート調整

    1000ppm(10ppm刻み)相当のアイドルギャップを強制的に発生させ、実効ラインレートを調整する機能

  8. 送信ラインクロック調整

    400から400ppmまで1ppm単位

  9. PPMスイープ

    設定可能なリニアまたはステップ掃引 +/- 400 ppm

  10. フィールド・アップグレード可能

    システムは、製品リリース(FPGAイメージとソフトウェア)に対して完全にフィールド・アップグレード可能です。

  11. ループバックモード

    • TXON2RX - TX-to-RX、パケットはポートからも送信されます。
    • TXOFF2RX - TX-to-RX、ポートのトランスミッターはアイドル。
    • レイヤ1 RX2TX - PCSレイヤループバック(TXはRXに周波数ロックされていない)

PCS/PMAレイヤー・テスト

  1. ペイロード・テスト・パターン

    PRBS-31

  2. アラーム

    PRBSパターン損失、リンク同期損失

  3. エラー分析

    ビットエラー:秒、カウント、レート

  4. PCS仮想レーン構成

    Tx仮想レーンごとのユーザー定義スキュー挿入、およびRx PCS仮想レーン・リオーダー機能のテスト用のSerDesへのユーザー定義仮想レーン・マッピング

  5. PCSバーチャルレーン統計

    相対仮想レーンオーダーおよび相対スキュー測定(最大2048ビット)

    訂正ビットエラー、プリFEC

  6. FEC総統計

    全補正FECシンボル、全非補正FECシンボル、推定Pre-FEC BER、推定Post-FEC BER、Pre-FECエラー分布グラフ

  7. リンク・フラップ

    msの精度で単一の短い、または反復可能なリンク・ダウン・イベント

  8. エラー・インジェクション(PMAレイヤー)

    PMAレイヤでの反復可能な(バースト)エラー注入期間、msの精度と設定可能なBER

  9. エラー注入(PCS/FECレイヤ)

    FECコードワードにおけるシンボルエラーの決定論的注入

    決定論的誤差分布を持つFECコードワードシーケンスの生成

AN/LTテスト

  1. 自動交渉とリンク・トレーニング

    • オートネゴシエーション:IEEE 802.3条項73およびイーサネット・テクノロジー・コンソーシアム400G/800G仕様
    • リンクトレーニング:IEEE 802.3条項136または161
  2. AN/LTプロトコルテスト

    Xena Open Automation(XOA)AN/LTテストユーティリティを使用した、DUTに向けたLTプロトコルのシングルステップによるインタラクティブなAN/LTプロトコルテストのためのコマンドラインツール。

  3. AN/LTの性能試験とコンプライアンス試験

    Xena OpenAutomation (XOA) AN/LT Test Suite、またはサードパーティのアナライザやオートメーション・システムからのオーケストレーションで実行できます。

ファイ・トランシーバー・イーサネット・テスト

  1. トラフィック・ジェネレーター

    • FCS付きイーサネット・フレーム
    • トラフィック負荷:最大100
    • 設定可能なフレームサイズ配分とコンテンツ

高度なPHY機能

  1. イコライザー・コントロール

    Tx 送信イコライザー・コントロール

    • プレエンファシス
    • 減衰
    • ポストエンファシス

    Rxイコライザー(FFE/DFE/CTLE)の自動調整または手動制御

  2. シグナルインテグリティ解析

    • 高度なシグナル・インテグリティ・ビュー

トランスミッションエンジン

  1. ポートあたりの送信ストリーム数

    1(ワイヤースピード)

  2. ストリームごとのペイロード挿入テスト

    ワイヤ・スピード・パケット生成

  3. ストリーム統計

    TX Mbit/s、パケット/s、パケット、バイト、FCSエラー

  4. 帯域幅プロファイル

    バーストサイズと密度を指定できる。均一な帯域幅とバースト的な帯域幅プロファイルのストリームをインターリーブすることができる。

  5. パケット長制御

    56~12288バイトの固定、ランダム、バタフライ、インクリメンターのパケット長分布

  6. パケットペイロード(基本)

    ユーザー指定の1~18Bの繰り返しパターン、8ビット・インクリメント・パターン

  7. パケット・スケジューリング・モード

    ノーマル(ストリーム・インターリーブ・モード) - 標準的なスケジューリング・モード。

受信エンジン

  1. ポートあたりの追跡可能なRxストリーム数

    1(ワイヤースピード)

  2. ストリーム統計

    RX Mbit/s、パケット/s、パケット、バイト

HW仕様

  1. 発振器の特性

    初期精度は3ppm

    1年間の周波数ドリフト:+/- 3ppm(15年以上:±15ppm)

    温度安定性:±20ppm(総合安定性は±35ppm)

  2. AC電圧

    100-240V

  3. 頻度

    50-60Hz

  4. マックス最大電流

    120V電源で2A、240V電源で1A

  5. マックスパワー

    220W

  6. 重量

    16.5ポンド(7.5キロ)

  7. 環境

    動作温度10度~35度

    保管温度: -40° から 70° C

    湿度:8%~90%(結露しないこと

  8. 寸法

    幅:19インチ(48.26cm)

    高さ:1.75インチ(4.45cm)

    D:37cm(15インチ)

  9. マックス騒音

    67.5 dBA

  10. 規制

    FCC(米国)、CE(欧州)

この無料ソフトウェアを含む

関連商品

...同種のテストを実施